\n

R_ELC

Peripheral Memory Blocks

address_offset : 0x0 Bytes (0x0)
size : 0x1 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x4 Bytes (0x0)
size : 0x1 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x40 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x48 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x4C Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x50 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x10 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x14 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x18 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x1C Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x20 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x24 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x28 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x2C Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x30 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x34 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x38 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x3C Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x44 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x54 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x58 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x60 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x68 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x5C Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x64 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x2 Bytes (0x0)
size : 0x1 byte (0x0)
mem_usage : registers
protection : not protected

address_offset : 0x40 Bytes (0x0)
size : 0x2 byte (0x0)
mem_usage : registers
protection :

Registers

ELCR

BY

HA

ELSR[GPTA]-HA

ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSEGR[0]-BY

ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[DA81]-ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[DA82]-ELSR[DA81]-ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[SDADC0]-ELSR[DA82]-ELSR[DA81]-ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSEGR[1]-ELSEGR[0]-BY

ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA


ELCR

Event Link Controller Register
address_offset : 0x0 Bytes (0x0)
size : 8 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELCR ELCR read-write 0 1 2 3 4 5 6 7 Resets to 0 0 0 0 0 0 0 0 ELCON

ELCON : All Event Link Enable
bits : 7 - 6 (0 bit)
access : read-write

Enumeration:

#0 : 0

ELC function is disabled.

#1 : 1

ELC function is enabled.

End of enumeration elements list.


BY

Event Link Software Event Generation Register
address_offset : 0x0 Bytes (0x0)
size : 8 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

BY BY read-write 0 1 2 3 4 5 6 7 Resets to 0 0 0 0 0 0 0 0 SEG WE WI

SEG : Software Event Generation
bits : 0 - -1 (0 bit)
access : write-only

Enumeration:

#0 : 0

Normal operation

#1 : 1

Software event is generated.

End of enumeration elements list.

WE : SEG Bit Write Enable
bits : 6 - 5 (0 bit)
access : read-write

Enumeration:

#0 : 0

Write to SEG bit is disabled.

#1 : 1

Write to SEG bit is enabled.

End of enumeration elements list.

WI : ELSEGR Register Write Disable
bits : 7 - 6 (0 bit)
access : write-only

Enumeration:

#0 : 0

Write to ELSEGR register is enabled.

#1 : 1

Write to ELSEGR register is disabled.

End of enumeration elements list.


HA

Event Link Setting Register
address_offset : 0x0 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

HA HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

: others

Set the number for the event signal to be linked.

End of enumeration elements list.


ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x10 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[GPTA]-HA ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x120 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x154 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x18C Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x1C8 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSEGR[0]-BY

Event Link Software Event Generation Register
address_offset : 0x2 Bytes (0x0)
size : 8 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSEGR[0]-BY ELSEGR[0]-BY read-write 0 1 2 3 4 5 6 7 Resets to 0 0 0 0 0 0 0 0 SEG WE WI

SEG : Software Event Generation
bits : 0 - -1 (0 bit)
access : write-only

Enumeration:

#0 : 0

Normal operation

#1 : 1

Software event is generated.

End of enumeration elements list.

WE : SEG Bit Write Enable
bits : 6 - 5 (0 bit)
access : read-write

Enumeration:

#0 : 0

Write to SEG bit is disabled.

#1 : 1

Write to SEG bit is enabled.

End of enumeration elements list.

WI : ELSEGR Register Write Disable
bits : 7 - 6 (0 bit)
access : write-only

Enumeration:

#0 : 0

Write to ELSEGR register is enabled.

#1 : 1

Write to ELSEGR register is disabled.

End of enumeration elements list.


ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x208 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x24 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[GPTB]-ELSR[GPTA]-HA ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x24C Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x294 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x2E0 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x330 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x384 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x3C Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x3DC Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x438 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[DA81]-ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x498 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[DA81]-ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[DA81]-ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[DA82]-ELSR[DA81]-ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x4FC Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[DA82]-ELSR[DA81]-ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[DA82]-ELSR[DA81]-ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[SDADC0]-ELSR[DA82]-ELSR[DA81]-ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x564 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[SDADC0]-ELSR[DA82]-ELSR[DA81]-ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[SDADC0]-ELSR[DA82]-ELSR[DA81]-ELSR[DA80]-ELSR[CTSU]-ELSR[PORT4]-ELSR[PORT3]-ELSR[PORT2]-ELSR[PORT1]-ELSR[DA1]-ELSR[DA0]-ELSR[ADCB1]-ELSR[ADCA1]-ELSR[ADCB0]-ELSR[ADCA0]-ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x58 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSEGR[1]-ELSEGR[0]-BY

Event Link Software Event Generation Register
address_offset : 0x6 Bytes (0x0)
size : 8 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSEGR[1]-ELSEGR[0]-BY ELSEGR[1]-ELSEGR[0]-BY read-write 0 1 2 3 4 5 6 7 Resets to 0 0 0 0 0 0 0 0 SEG WE WI

SEG : Software Event Generation
bits : 0 - -1 (0 bit)
access : write-only

Enumeration:

#0 : 0

Normal operation

#1 : 1

Software event is generated.

End of enumeration elements list.

WE : SEG Bit Write Enable
bits : 6 - 5 (0 bit)
access : read-write

Enumeration:

#0 : 0

Write to SEG bit is disabled.

#1 : 1

Write to SEG bit is enabled.

End of enumeration elements list.

WI : ELSEGR Register Write Disable
bits : 7 - 6 (0 bit)
access : write-only

Enumeration:

#0 : 0

Write to ELSEGR register is enabled.

#1 : 1

Write to ELSEGR register is disabled.

End of enumeration elements list.


ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x78 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0x9C Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0xC4 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.


ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA

Event Link Setting Register
address_offset : 0xF0 Bytes (0x0)
size : 16 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0

ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA ELSR[GPTH]-ELSR[GPTG]-ELSR[GPTF]-ELSR[GPTE]-ELSR[GPTD]-ELSR[GPTC]-ELSR[GPTB]-ELSR[GPTA]-HA read-write 0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 Resets to 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 ELS

ELS : Event Link Select
bits : 0 - 7 (8 bit)
access : read-write

Enumeration:

0x000 : 0x000

Event output to the corresponding peripheral module is disabled.

End of enumeration elements list.



Is something missing? Is something wrong? can you help correct it ? Please contact us at info@chipselect.org !

This website is sponsored by EmbeetleEmbeetle, an IDE designed from scratch for embedded software developers.