\n
address_offset : 0x0 Bytes (0x0)
size : 0x400 byte (0x0)
mem_usage : registers
protection : not protected
control register
address_offset : 0x0 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
ALGODIR : Algorithm direction
bits : 2 - 2 (1 bit)
access : read-write
ALGOMODE0 : Algorithm mode
bits : 3 - 5 (3 bit)
access : read-write
DATATYPE : Data type selection
bits : 6 - 7 (2 bit)
access : read-write
KEYSIZE : Key size selection (AES mode only)
bits : 8 - 9 (2 bit)
access : read-write
FFLUSH : FIFO flush
bits : 14 - 14 (1 bit)
access : write-only
CRYPEN : Cryptographic processor enable
bits : 15 - 15 (1 bit)
access : read-write
GCM_CCMPH : GCM_CCMPH
bits : 16 - 17 (2 bit)
access : read-write
ALGOMODE3 : ALGOMODE
bits : 19 - 19 (1 bit)
access : read-write
DMA control register
address_offset : 0x10 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
DIEN : DMA input enable
bits : 0 - 0 (1 bit)
DOEN : DMA output enable
bits : 1 - 1 (1 bit)
interrupt mask set/clear register
address_offset : 0x14 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
INIM : Input FIFO service interrupt mask
bits : 0 - 0 (1 bit)
OUTIM : Output FIFO service interrupt mask
bits : 1 - 1 (1 bit)
raw interrupt status register
address_offset : 0x18 Bytes (0x0)
size : 32 bit
access : read-only
reset_value : 0x0
reset_Mask : 0x0
INRIS : Input FIFO service raw interrupt status
bits : 0 - 0 (1 bit)
OUTRIS : Output FIFO service raw interrupt status
bits : 1 - 1 (1 bit)
masked interrupt status register
address_offset : 0x1C Bytes (0x0)
size : 32 bit
access : read-only
reset_value : 0x0
reset_Mask : 0x0
INMIS : Input FIFO service masked interrupt status
bits : 0 - 0 (1 bit)
OUTMIS : Output FIFO service masked interrupt status
bits : 1 - 1 (1 bit)
key registers
address_offset : 0x20 Bytes (0x0)
size : 32 bit
access : write-only
reset_value : 0x0
reset_Mask : 0x0
b224 : b224
bits : 0 - 0 (1 bit)
b225 : b225
bits : 1 - 1 (1 bit)
b226 : b226
bits : 2 - 2 (1 bit)
b227 : b227
bits : 3 - 3 (1 bit)
b228 : b228
bits : 4 - 4 (1 bit)
b229 : b229
bits : 5 - 5 (1 bit)
b230 : b230
bits : 6 - 6 (1 bit)
b231 : b231
bits : 7 - 7 (1 bit)
b232 : b232
bits : 8 - 8 (1 bit)
b233 : b233
bits : 9 - 9 (1 bit)
b234 : b234
bits : 10 - 10 (1 bit)
b235 : b235
bits : 11 - 11 (1 bit)
b236 : b236
bits : 12 - 12 (1 bit)
b237 : b237
bits : 13 - 13 (1 bit)
b238 : b238
bits : 14 - 14 (1 bit)
b239 : b239
bits : 15 - 15 (1 bit)
b240 : b240
bits : 16 - 16 (1 bit)
b241 : b241
bits : 17 - 17 (1 bit)
b242 : b242
bits : 18 - 18 (1 bit)
b243 : b243
bits : 19 - 19 (1 bit)
b244 : b244
bits : 20 - 20 (1 bit)
b245 : b245
bits : 21 - 21 (1 bit)
b246 : b246
bits : 22 - 22 (1 bit)
b247 : b247
bits : 23 - 23 (1 bit)
b248 : b248
bits : 24 - 24 (1 bit)
b249 : b249
bits : 25 - 25 (1 bit)
b250 : b250
bits : 26 - 26 (1 bit)
b251 : b251
bits : 27 - 27 (1 bit)
b252 : b252
bits : 28 - 28 (1 bit)
b253 : b253
bits : 29 - 29 (1 bit)
b254 : b254
bits : 30 - 30 (1 bit)
b255 : b255
bits : 31 - 31 (1 bit)
key registers
address_offset : 0x24 Bytes (0x0)
size : 32 bit
access : write-only
reset_value : 0x0
reset_Mask : 0x0
b192 : b192
bits : 0 - 0 (1 bit)
b193 : b193
bits : 1 - 1 (1 bit)
b194 : b194
bits : 2 - 2 (1 bit)
b195 : b195
bits : 3 - 3 (1 bit)
b196 : b196
bits : 4 - 4 (1 bit)
b197 : b197
bits : 5 - 5 (1 bit)
b198 : b198
bits : 6 - 6 (1 bit)
b199 : b199
bits : 7 - 7 (1 bit)
b200 : b200
bits : 8 - 8 (1 bit)
b201 : b201
bits : 9 - 9 (1 bit)
b202 : b202
bits : 10 - 10 (1 bit)
b203 : b203
bits : 11 - 11 (1 bit)
b204 : b204
bits : 12 - 12 (1 bit)
b205 : b205
bits : 13 - 13 (1 bit)
b206 : b206
bits : 14 - 14 (1 bit)
b207 : b207
bits : 15 - 15 (1 bit)
b208 : b208
bits : 16 - 16 (1 bit)
b209 : b209
bits : 17 - 17 (1 bit)
b210 : b210
bits : 18 - 18 (1 bit)
b211 : b211
bits : 19 - 19 (1 bit)
b212 : b212
bits : 20 - 20 (1 bit)
b213 : b213
bits : 21 - 21 (1 bit)
b214 : b214
bits : 22 - 22 (1 bit)
b215 : b215
bits : 23 - 23 (1 bit)
b216 : b216
bits : 24 - 24 (1 bit)
b217 : b217
bits : 25 - 25 (1 bit)
b218 : b218
bits : 26 - 26 (1 bit)
b219 : b219
bits : 27 - 27 (1 bit)
b220 : b220
bits : 28 - 28 (1 bit)
b221 : b221
bits : 29 - 29 (1 bit)
b222 : b222
bits : 30 - 30 (1 bit)
b223 : b223
bits : 31 - 31 (1 bit)
key registers
address_offset : 0x28 Bytes (0x0)
size : 32 bit
access : write-only
reset_value : 0x0
reset_Mask : 0x0
b160 : b160
bits : 0 - 0 (1 bit)
b161 : b161
bits : 1 - 1 (1 bit)
b162 : b162
bits : 2 - 2 (1 bit)
b163 : b163
bits : 3 - 3 (1 bit)
b164 : b164
bits : 4 - 4 (1 bit)
b165 : b165
bits : 5 - 5 (1 bit)
b166 : b166
bits : 6 - 6 (1 bit)
b167 : b167
bits : 7 - 7 (1 bit)
b168 : b168
bits : 8 - 8 (1 bit)
b169 : b169
bits : 9 - 9 (1 bit)
b170 : b170
bits : 10 - 10 (1 bit)
b171 : b171
bits : 11 - 11 (1 bit)
b172 : b172
bits : 12 - 12 (1 bit)
b173 : b173
bits : 13 - 13 (1 bit)
b174 : b174
bits : 14 - 14 (1 bit)
b175 : b175
bits : 15 - 15 (1 bit)
b176 : b176
bits : 16 - 16 (1 bit)
b177 : b177
bits : 17 - 17 (1 bit)
b178 : b178
bits : 18 - 18 (1 bit)
b179 : b179
bits : 19 - 19 (1 bit)
b180 : b180
bits : 20 - 20 (1 bit)
b181 : b181
bits : 21 - 21 (1 bit)
b182 : b182
bits : 22 - 22 (1 bit)
b183 : b183
bits : 23 - 23 (1 bit)
b184 : b184
bits : 24 - 24 (1 bit)
b185 : b185
bits : 25 - 25 (1 bit)
b186 : b186
bits : 26 - 26 (1 bit)
b187 : b187
bits : 27 - 27 (1 bit)
b188 : b188
bits : 28 - 28 (1 bit)
b189 : b189
bits : 29 - 29 (1 bit)
b190 : b190
bits : 30 - 30 (1 bit)
b191 : b191
bits : 31 - 31 (1 bit)
key registers
address_offset : 0x2C Bytes (0x0)
size : 32 bit
access : write-only
reset_value : 0x0
reset_Mask : 0x0
b128 : b128
bits : 0 - 0 (1 bit)
b129 : b129
bits : 1 - 1 (1 bit)
b130 : b130
bits : 2 - 2 (1 bit)
b131 : b131
bits : 3 - 3 (1 bit)
b132 : b132
bits : 4 - 4 (1 bit)
b133 : b133
bits : 5 - 5 (1 bit)
b134 : b134
bits : 6 - 6 (1 bit)
b135 : b135
bits : 7 - 7 (1 bit)
b136 : b136
bits : 8 - 8 (1 bit)
b137 : b137
bits : 9 - 9 (1 bit)
b138 : b138
bits : 10 - 10 (1 bit)
b139 : b139
bits : 11 - 11 (1 bit)
b140 : b140
bits : 12 - 12 (1 bit)
b141 : b141
bits : 13 - 13 (1 bit)
b142 : b142
bits : 14 - 14 (1 bit)
b143 : b143
bits : 15 - 15 (1 bit)
b144 : b144
bits : 16 - 16 (1 bit)
b145 : b145
bits : 17 - 17 (1 bit)
b146 : b146
bits : 18 - 18 (1 bit)
b147 : b147
bits : 19 - 19 (1 bit)
b148 : b148
bits : 20 - 20 (1 bit)
b149 : b149
bits : 21 - 21 (1 bit)
b150 : b150
bits : 22 - 22 (1 bit)
b151 : b151
bits : 23 - 23 (1 bit)
b152 : b152
bits : 24 - 24 (1 bit)
b153 : b153
bits : 25 - 25 (1 bit)
b154 : b154
bits : 26 - 26 (1 bit)
b155 : b155
bits : 27 - 27 (1 bit)
b156 : b156
bits : 28 - 28 (1 bit)
b157 : b157
bits : 29 - 29 (1 bit)
b158 : b158
bits : 30 - 30 (1 bit)
b159 : b159
bits : 31 - 31 (1 bit)
key registers
address_offset : 0x30 Bytes (0x0)
size : 32 bit
access : write-only
reset_value : 0x0
reset_Mask : 0x0
b96 : b96
bits : 0 - 0 (1 bit)
b97 : b97
bits : 1 - 1 (1 bit)
b98 : b98
bits : 2 - 2 (1 bit)
b99 : b99
bits : 3 - 3 (1 bit)
b100 : b100
bits : 4 - 4 (1 bit)
b101 : b101
bits : 5 - 5 (1 bit)
b102 : b102
bits : 6 - 6 (1 bit)
b103 : b103
bits : 7 - 7 (1 bit)
b104 : b104
bits : 8 - 8 (1 bit)
b105 : b105
bits : 9 - 9 (1 bit)
b106 : b106
bits : 10 - 10 (1 bit)
b107 : b107
bits : 11 - 11 (1 bit)
b108 : b108
bits : 12 - 12 (1 bit)
b109 : b109
bits : 13 - 13 (1 bit)
b110 : b110
bits : 14 - 14 (1 bit)
b111 : b111
bits : 15 - 15 (1 bit)
b112 : b112
bits : 16 - 16 (1 bit)
b113 : b113
bits : 17 - 17 (1 bit)
b114 : b114
bits : 18 - 18 (1 bit)
b115 : b115
bits : 19 - 19 (1 bit)
b116 : b116
bits : 20 - 20 (1 bit)
b117 : b117
bits : 21 - 21 (1 bit)
b118 : b118
bits : 22 - 22 (1 bit)
b119 : b119
bits : 23 - 23 (1 bit)
b120 : b120
bits : 24 - 24 (1 bit)
b121 : b121
bits : 25 - 25 (1 bit)
b122 : b122
bits : 26 - 26 (1 bit)
b123 : b123
bits : 27 - 27 (1 bit)
b124 : b124
bits : 28 - 28 (1 bit)
b125 : b125
bits : 29 - 29 (1 bit)
b126 : b126
bits : 30 - 30 (1 bit)
b127 : b127
bits : 31 - 31 (1 bit)
key registers
address_offset : 0x34 Bytes (0x0)
size : 32 bit
access : write-only
reset_value : 0x0
reset_Mask : 0x0
b64 : b64
bits : 0 - 0 (1 bit)
b65 : b65
bits : 1 - 1 (1 bit)
b66 : b66
bits : 2 - 2 (1 bit)
b67 : b67
bits : 3 - 3 (1 bit)
b68 : b68
bits : 4 - 4 (1 bit)
b69 : b69
bits : 5 - 5 (1 bit)
b70 : b70
bits : 6 - 6 (1 bit)
b71 : b71
bits : 7 - 7 (1 bit)
b72 : b72
bits : 8 - 8 (1 bit)
b73 : b73
bits : 9 - 9 (1 bit)
b74 : b74
bits : 10 - 10 (1 bit)
b75 : b75
bits : 11 - 11 (1 bit)
b76 : b76
bits : 12 - 12 (1 bit)
b77 : b77
bits : 13 - 13 (1 bit)
b78 : b78
bits : 14 - 14 (1 bit)
b79 : b79
bits : 15 - 15 (1 bit)
b80 : b80
bits : 16 - 16 (1 bit)
b81 : b81
bits : 17 - 17 (1 bit)
b82 : b82
bits : 18 - 18 (1 bit)
b83 : b83
bits : 19 - 19 (1 bit)
b84 : b84
bits : 20 - 20 (1 bit)
b85 : b85
bits : 21 - 21 (1 bit)
b86 : b86
bits : 22 - 22 (1 bit)
b87 : b87
bits : 23 - 23 (1 bit)
b88 : b88
bits : 24 - 24 (1 bit)
b89 : b89
bits : 25 - 25 (1 bit)
b90 : b90
bits : 26 - 26 (1 bit)
b91 : b91
bits : 27 - 27 (1 bit)
b92 : b92
bits : 28 - 28 (1 bit)
b93 : b93
bits : 29 - 29 (1 bit)
b94 : b94
bits : 30 - 30 (1 bit)
b95 : b95
bits : 31 - 31 (1 bit)
key registers
address_offset : 0x38 Bytes (0x0)
size : 32 bit
access : write-only
reset_value : 0x0
reset_Mask : 0x0
b32 : b32
bits : 0 - 0 (1 bit)
b33 : b33
bits : 1 - 1 (1 bit)
b34 : b34
bits : 2 - 2 (1 bit)
b35 : b35
bits : 3 - 3 (1 bit)
b36 : b36
bits : 4 - 4 (1 bit)
b37 : b37
bits : 5 - 5 (1 bit)
b38 : b38
bits : 6 - 6 (1 bit)
b39 : b39
bits : 7 - 7 (1 bit)
b40 : b40
bits : 8 - 8 (1 bit)
b41 : b41
bits : 9 - 9 (1 bit)
b42 : b42
bits : 10 - 10 (1 bit)
b43 : b43
bits : 11 - 11 (1 bit)
b44 : b44
bits : 12 - 12 (1 bit)
b45 : b45
bits : 13 - 13 (1 bit)
b46 : b46
bits : 14 - 14 (1 bit)
b47 : b47
bits : 15 - 15 (1 bit)
b48 : b48
bits : 16 - 16 (1 bit)
b49 : b49
bits : 17 - 17 (1 bit)
b50 : b50
bits : 18 - 18 (1 bit)
b51 : b51
bits : 19 - 19 (1 bit)
b52 : b52
bits : 20 - 20 (1 bit)
b53 : b53
bits : 21 - 21 (1 bit)
b54 : b54
bits : 22 - 22 (1 bit)
b55 : b55
bits : 23 - 23 (1 bit)
b56 : b56
bits : 24 - 24 (1 bit)
b57 : b57
bits : 25 - 25 (1 bit)
b58 : b58
bits : 26 - 26 (1 bit)
b59 : b59
bits : 27 - 27 (1 bit)
b60 : b60
bits : 28 - 28 (1 bit)
b61 : b61
bits : 29 - 29 (1 bit)
b62 : b62
bits : 30 - 30 (1 bit)
b63 : b63
bits : 31 - 31 (1 bit)
key registers
address_offset : 0x3C Bytes (0x0)
size : 32 bit
access : write-only
reset_value : 0x0
reset_Mask : 0x0
b0 : b0
bits : 0 - 0 (1 bit)
b1 : b1
bits : 1 - 1 (1 bit)
b2 : b2
bits : 2 - 2 (1 bit)
b3 : b3
bits : 3 - 3 (1 bit)
b4 : b4
bits : 4 - 4 (1 bit)
b5 : b5
bits : 5 - 5 (1 bit)
b6 : b6
bits : 6 - 6 (1 bit)
b7 : b7
bits : 7 - 7 (1 bit)
b8 : b8
bits : 8 - 8 (1 bit)
b9 : b9
bits : 9 - 9 (1 bit)
b10 : b10
bits : 10 - 10 (1 bit)
b11 : b11
bits : 11 - 11 (1 bit)
b12 : b12
bits : 12 - 12 (1 bit)
b13 : b13
bits : 13 - 13 (1 bit)
b14 : b14
bits : 14 - 14 (1 bit)
b15 : b15
bits : 15 - 15 (1 bit)
b16 : b16
bits : 16 - 16 (1 bit)
b17 : b17
bits : 17 - 17 (1 bit)
b18 : b18
bits : 18 - 18 (1 bit)
b19 : b19
bits : 19 - 19 (1 bit)
b20 : b20
bits : 20 - 20 (1 bit)
b21 : b21
bits : 21 - 21 (1 bit)
b22 : b22
bits : 22 - 22 (1 bit)
b23 : b23
bits : 23 - 23 (1 bit)
b24 : b24
bits : 24 - 24 (1 bit)
b25 : b25
bits : 25 - 25 (1 bit)
b26 : b26
bits : 26 - 26 (1 bit)
b27 : b27
bits : 27 - 27 (1 bit)
b28 : b28
bits : 28 - 28 (1 bit)
b29 : b29
bits : 29 - 29 (1 bit)
b30 : b30
bits : 30 - 30 (1 bit)
b31 : b31
bits : 31 - 31 (1 bit)
status register
address_offset : 0x4 Bytes (0x0)
size : 32 bit
access : read-only
reset_value : 0x0
reset_Mask : 0x0
IFEM : Input FIFO empty
bits : 0 - 0 (1 bit)
IFNF : Input FIFO not full
bits : 1 - 1 (1 bit)
OFNE : Output FIFO not empty
bits : 2 - 2 (1 bit)
OFFU : Output FIFO full
bits : 3 - 3 (1 bit)
BUSY : Busy bit
bits : 4 - 4 (1 bit)
initialization vector registers
address_offset : 0x40 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
IV31 : IV31
bits : 0 - 0 (1 bit)
IV30 : IV30
bits : 1 - 1 (1 bit)
IV29 : IV29
bits : 2 - 2 (1 bit)
IV28 : IV28
bits : 3 - 3 (1 bit)
IV27 : IV27
bits : 4 - 4 (1 bit)
IV26 : IV26
bits : 5 - 5 (1 bit)
IV25 : IV25
bits : 6 - 6 (1 bit)
IV24 : IV24
bits : 7 - 7 (1 bit)
IV23 : IV23
bits : 8 - 8 (1 bit)
IV22 : IV22
bits : 9 - 9 (1 bit)
IV21 : IV21
bits : 10 - 10 (1 bit)
IV20 : IV20
bits : 11 - 11 (1 bit)
IV19 : IV19
bits : 12 - 12 (1 bit)
IV18 : IV18
bits : 13 - 13 (1 bit)
IV17 : IV17
bits : 14 - 14 (1 bit)
IV16 : IV16
bits : 15 - 15 (1 bit)
IV15 : IV15
bits : 16 - 16 (1 bit)
IV14 : IV14
bits : 17 - 17 (1 bit)
IV13 : IV13
bits : 18 - 18 (1 bit)
IV12 : IV12
bits : 19 - 19 (1 bit)
IV11 : IV11
bits : 20 - 20 (1 bit)
IV10 : IV10
bits : 21 - 21 (1 bit)
IV9 : IV9
bits : 22 - 22 (1 bit)
IV8 : IV8
bits : 23 - 23 (1 bit)
IV7 : IV7
bits : 24 - 24 (1 bit)
IV6 : IV6
bits : 25 - 25 (1 bit)
IV5 : IV5
bits : 26 - 26 (1 bit)
IV4 : IV4
bits : 27 - 27 (1 bit)
IV3 : IV3
bits : 28 - 28 (1 bit)
IV2 : IV2
bits : 29 - 29 (1 bit)
IV1 : IV1
bits : 30 - 30 (1 bit)
IV0 : IV0
bits : 31 - 31 (1 bit)
initialization vector registers
address_offset : 0x44 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
IV63 : IV63
bits : 0 - 0 (1 bit)
IV62 : IV62
bits : 1 - 1 (1 bit)
IV61 : IV61
bits : 2 - 2 (1 bit)
IV60 : IV60
bits : 3 - 3 (1 bit)
IV59 : IV59
bits : 4 - 4 (1 bit)
IV58 : IV58
bits : 5 - 5 (1 bit)
IV57 : IV57
bits : 6 - 6 (1 bit)
IV56 : IV56
bits : 7 - 7 (1 bit)
IV55 : IV55
bits : 8 - 8 (1 bit)
IV54 : IV54
bits : 9 - 9 (1 bit)
IV53 : IV53
bits : 10 - 10 (1 bit)
IV52 : IV52
bits : 11 - 11 (1 bit)
IV51 : IV51
bits : 12 - 12 (1 bit)
IV50 : IV50
bits : 13 - 13 (1 bit)
IV49 : IV49
bits : 14 - 14 (1 bit)
IV48 : IV48
bits : 15 - 15 (1 bit)
IV47 : IV47
bits : 16 - 16 (1 bit)
IV46 : IV46
bits : 17 - 17 (1 bit)
IV45 : IV45
bits : 18 - 18 (1 bit)
IV44 : IV44
bits : 19 - 19 (1 bit)
IV43 : IV43
bits : 20 - 20 (1 bit)
IV42 : IV42
bits : 21 - 21 (1 bit)
IV41 : IV41
bits : 22 - 22 (1 bit)
IV40 : IV40
bits : 23 - 23 (1 bit)
IV39 : IV39
bits : 24 - 24 (1 bit)
IV38 : IV38
bits : 25 - 25 (1 bit)
IV37 : IV37
bits : 26 - 26 (1 bit)
IV36 : IV36
bits : 27 - 27 (1 bit)
IV35 : IV35
bits : 28 - 28 (1 bit)
IV34 : IV34
bits : 29 - 29 (1 bit)
IV33 : IV33
bits : 30 - 30 (1 bit)
IV32 : IV32
bits : 31 - 31 (1 bit)
initialization vector registers
address_offset : 0x48 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
IV95 : IV95
bits : 0 - 0 (1 bit)
IV94 : IV94
bits : 1 - 1 (1 bit)
IV93 : IV93
bits : 2 - 2 (1 bit)
IV92 : IV92
bits : 3 - 3 (1 bit)
IV91 : IV91
bits : 4 - 4 (1 bit)
IV90 : IV90
bits : 5 - 5 (1 bit)
IV89 : IV89
bits : 6 - 6 (1 bit)
IV88 : IV88
bits : 7 - 7 (1 bit)
IV87 : IV87
bits : 8 - 8 (1 bit)
IV86 : IV86
bits : 9 - 9 (1 bit)
IV85 : IV85
bits : 10 - 10 (1 bit)
IV84 : IV84
bits : 11 - 11 (1 bit)
IV83 : IV83
bits : 12 - 12 (1 bit)
IV82 : IV82
bits : 13 - 13 (1 bit)
IV81 : IV81
bits : 14 - 14 (1 bit)
IV80 : IV80
bits : 15 - 15 (1 bit)
IV79 : IV79
bits : 16 - 16 (1 bit)
IV78 : IV78
bits : 17 - 17 (1 bit)
IV77 : IV77
bits : 18 - 18 (1 bit)
IV76 : IV76
bits : 19 - 19 (1 bit)
IV75 : IV75
bits : 20 - 20 (1 bit)
IV74 : IV74
bits : 21 - 21 (1 bit)
IV73 : IV73
bits : 22 - 22 (1 bit)
IV72 : IV72
bits : 23 - 23 (1 bit)
IV71 : IV71
bits : 24 - 24 (1 bit)
IV70 : IV70
bits : 25 - 25 (1 bit)
IV69 : IV69
bits : 26 - 26 (1 bit)
IV68 : IV68
bits : 27 - 27 (1 bit)
IV67 : IV67
bits : 28 - 28 (1 bit)
IV66 : IV66
bits : 29 - 29 (1 bit)
IV65 : IV65
bits : 30 - 30 (1 bit)
IV64 : IV64
bits : 31 - 31 (1 bit)
initialization vector registers
address_offset : 0x4C Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
IV127 : IV127
bits : 0 - 0 (1 bit)
IV126 : IV126
bits : 1 - 1 (1 bit)
IV125 : IV125
bits : 2 - 2 (1 bit)
IV124 : IV124
bits : 3 - 3 (1 bit)
IV123 : IV123
bits : 4 - 4 (1 bit)
IV122 : IV122
bits : 5 - 5 (1 bit)
IV121 : IV121
bits : 6 - 6 (1 bit)
IV120 : IV120
bits : 7 - 7 (1 bit)
IV119 : IV119
bits : 8 - 8 (1 bit)
IV118 : IV118
bits : 9 - 9 (1 bit)
IV117 : IV117
bits : 10 - 10 (1 bit)
IV116 : IV116
bits : 11 - 11 (1 bit)
IV115 : IV115
bits : 12 - 12 (1 bit)
IV114 : IV114
bits : 13 - 13 (1 bit)
IV113 : IV113
bits : 14 - 14 (1 bit)
IV112 : IV112
bits : 15 - 15 (1 bit)
IV111 : IV111
bits : 16 - 16 (1 bit)
IV110 : IV110
bits : 17 - 17 (1 bit)
IV109 : IV109
bits : 18 - 18 (1 bit)
IV108 : IV108
bits : 19 - 19 (1 bit)
IV107 : IV107
bits : 20 - 20 (1 bit)
IV106 : IV106
bits : 21 - 21 (1 bit)
IV105 : IV105
bits : 22 - 22 (1 bit)
IV104 : IV104
bits : 23 - 23 (1 bit)
IV103 : IV103
bits : 24 - 24 (1 bit)
IV102 : IV102
bits : 25 - 25 (1 bit)
IV101 : IV101
bits : 26 - 26 (1 bit)
IV100 : IV100
bits : 27 - 27 (1 bit)
IV99 : IV99
bits : 28 - 28 (1 bit)
IV98 : IV98
bits : 29 - 29 (1 bit)
IV97 : IV97
bits : 30 - 30 (1 bit)
IV96 : IV96
bits : 31 - 31 (1 bit)
context swap register
address_offset : 0x50 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCMCCM0R : CSGCMCCM0R
bits : 0 - 31 (32 bit)
context swap register
address_offset : 0x54 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCMCCM1R : CSGCMCCM1R
bits : 0 - 31 (32 bit)
context swap register
address_offset : 0x58 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCMCCM2R : CSGCMCCM2R
bits : 0 - 31 (32 bit)
context swap register
address_offset : 0x5C Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCMCCM3R : CSGCMCCM3R
bits : 0 - 31 (32 bit)
context swap register
address_offset : 0x60 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCMCCM4R : CSGCMCCM4R
bits : 0 - 31 (32 bit)
context swap register
address_offset : 0x64 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCMCCM5R : CSGCMCCM5R
bits : 0 - 31 (32 bit)
context swap register
address_offset : 0x68 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCMCCM6R : CSGCMCCM6R
bits : 0 - 31 (32 bit)
context swap register
address_offset : 0x6C Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCMCCM7R : CSGCMCCM7R
bits : 0 - 31 (32 bit)
context swap register
address_offset : 0x70 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCM0R : CSGCM0R
bits : 0 - 31 (32 bit)
context swap register
address_offset : 0x74 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCM1R : CSGCM1R
bits : 0 - 31 (32 bit)
context swap register
address_offset : 0x78 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCM2R : CSGCM2R
bits : 0 - 31 (32 bit)
context swap register
address_offset : 0x7C Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCM3R : CSGCM3R
bits : 0 - 31 (32 bit)
data input register
address_offset : 0x8 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
DATAIN : Data input
bits : 0 - 31 (32 bit)
context swap register
address_offset : 0x80 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCM4R : CSGCM4R
bits : 0 - 31 (32 bit)
context swap register
address_offset : 0x84 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCM5R : CSGCM5R
bits : 0 - 31 (32 bit)
context swap register
address_offset : 0x88 Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCM6R : CSGCM6R
bits : 0 - 31 (32 bit)
context swap register
address_offset : 0x8C Bytes (0x0)
size : 32 bit
access : read-write
reset_value : 0x0
reset_Mask : 0x0
CSGCM7R : CSGCM7R
bits : 0 - 31 (32 bit)
data output register
address_offset : 0xC Bytes (0x0)
size : 32 bit
access : read-only
reset_value : 0x0
reset_Mask : 0x0
DATAOUT : Data output
bits : 0 - 31 (32 bit)
Is something missing? Is something wrong? can you help correct it ? Please contact us at info@chipselect.org !
This website is sponsored by Embeetle, an IDE designed from scratch for embedded software developers.